Masalah Kritis
Karena masalah di Intel® Quartus® Prime Pro Edition Software versi 21.4 dan 22.1, kehilangan data pada jalur respons penulisan dalam mode backpressure non-AXI diharapkan karena alasan berikut:
Ketika backpressure AXI tidak diaktifkan di IP 10 MX/NX FPGA High Bandwidth Memory (HBM2) Intel® Stratix® 10 MX/NX, respons tulis mungkin hilang. Alasannya adalah bahwa fabric ini berpotensi menerima dua respons penulisan dalam satu siklus.
Dalam mode non-backpressure, hanya ada satu siklus buffering respons baca. Kehilangan data terjadi ketika ada dua siklus back-to-back di mana sepasang respons tulis diterima. Masalahnya paling umum ketika clock fabric relatif rendah. Meskipun itu mengurangi laju perintah tulis di antarmuka, jika siklus penyegaran menyebabkan banyak perintah tulis dibunyikan oleh Intel® Stratix® 10 MX/NX FPGA perangkat BMC, akan ada banjir respons yang sesuai setelah penyegaran selesai.
Disarankan untuk mengintegrasikan FIFO yang sama pada IP 10 MX/NX FPGA High Bandwidth Memory (HBM2) Intel® Stratix® seperti untuk penanganan backpressure yang sesuai dengan AXI4. Ini memiliki penalti area, tetapi FIFO setiap saluran pseudo hanya memerlukan satu MLAB (+ beberapa SEDE untuk penghitung).
Masalah ini saat ini dijadwalkan untuk diselesaikan dalam rilis Intel® Quartus® Perangkat Lunak Edisi Prime Pro di masa mendatang.